制造商:ANSYS, Inc.
Ansys Clock FX 评估 SoC 中的所有时钟路径是否存在由电源噪声变化引起的时钟抖动。
一、产品概述:
1、动态压降和变化感知时钟抖动分析
Ansys Clock FX 允许您计算整个 SoC 上变化的时钟抖动,而无需采取任何捷径。其独特的单元建模通过单个库为任何电压或变化条件提供 SPICE 准确时序。Clock FX 具有全线程和分布式架构,能够扩展到数千个 CPU。
现有 DVD 签核流程的附加组件
Ansys RedHawk-SC 的原生 DVD 切换
时钟网格处理
2、快速规格
Ansys Clock FX 自动识别和仿真设计中的所有时钟路径,并且可以考虑跨多个工艺、电压、温度角和场景的每条路径中时钟抖动的所有关键因素。模拟时钟路径上的延迟和时钟抖动
分析动态压降对时钟抖动的影响
创建晶体管级 SPICE 模型
分析多角多场景应用执行非高斯 ULV 时钟抖动分析
模拟整个时钟树
获得 SPICE 准确的抖动结果
可视化全波形传播利用多线程和分布式架构
模拟时钟网格
接收包含各种抖动类型的详细抖动报告
分析所有高级节点
二、产品能力:
具有电压、温度和工艺可变性的高速和 SPICE 精确时钟抖动分析
Ansys Clock FX 是现有签核流程的附加组件,具有评估 SoC 中所有时钟路径所需的性能,即使在更大的设计中也能实现时钟抖动。
Clock FX 基于时钟路径的延迟和抖动时序可以自动识别和仿真您设计中的每条时钟路径。它解释了跨多个工艺、电压、温度角和场景的时钟抖动的所有关键因素。Clock FX 利用 SPICE 晶体管模型创建单个库表征,该库使用完整的波形传播来提供 SPICE 精度并正确分析所有可变性影响,而无需捷径。
三、主要特点:
使用独特的电压、温度和工艺可变性感知单元建模的大容量 SPICE 级时序:
1、具有动态电压降的精确时钟抖动
2、适用于所有电压的单一库
3、分别在 VDD 和 VSS 上制作 DVD 模型
4、全面的时钟树覆盖
5、现有 DVD 签核流程的附加组件
6、易于理解的抖动报告
电源噪声变化引起的时钟抖动
Ansys Clock FX 挖掘 RedHawk-SC 产生的时钟网络上的动态电压降,以 SPICE 级精度计算时钟抖动。Clock FX 可进行准确的多电压分析,并模拟电源变化对时钟路径的延迟影响。
全时钟树分析
Ansys Clock FX 使用标准单元模型或晶体管级 SPICE 模型自动识别和仿真设计中的所有时钟路径。其全波形传播提供了在超低电压和先进工艺中获得可靠结果所需的精度。
DvD 分别对 VDD 和 VSS 的模型影响
Ansys Clock FX 分别处理晶体管级效应,例如电压降和地反弹。这可以在裕度非常薄且可变性严重的超低电压下实现精确计时。
超低压晶体管级仿真
Ansys Clock FX 利用 SPICE 晶体管模型和全波形传播来提供在超低电压下为高级工艺获得可靠结果所需的精度。米勒电容和其他效应得到正确处理,没有捷径。
缩短周转时间
与 Monte Carlo SPICE 相比,Ansys Clock FX 是线程化和分布式的,显着减少了周转时间和内存需求。
轻松集成和抖动报告
Ansys Clock FX 与 Ansys 签核功率分析工具 RedHawk-SC 紧密集成,以获得用于仿真的动态压降。它生成一组丰富的抖动报告,涵盖各种抖动类型。
暂无评论内容